This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AWR1243:有关 SPI 时序/协议的问题

Guru**** 2587365 points
Other Parts Discussed in Thread: AWR1243

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/sensors-group/sensors/f/sensors-forum/615067/awr1243-question-about-spi-timing-protocol

器件型号:AWR1243

您好!

您可以帮助回答我的以下问题吗?

1.在 AWR1243数据表的5.9.3.2典型接口协议图(从模式)中、我找到以下信息。 必须是两个 SPI 时钟延迟、还是最小值为2个 SPI 时钟?

主机应确保在 CS 变为低电平和启动 SPI 时钟之间存在两个 SPI 时钟的延迟。

图5-5. SPI 通信、AWR1243的 SPI 似乎会在时钟的下降沿对数据进行采样。 它必须是下降沿吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Chris、
    CS 应至少保持2个时钟周期(可能更大)、并且在启动 SPI 时钟之前(CS 被拉至低电平之后)应至少有2个时钟周期。

    如果是1243,SPI 接口时钟边沿是固定的,则无法更改。

    此致、
    Vivek
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Vivek、

    单击 RADAR Studio 中的 SPI 连接按钮时、我尝试检测 xWR1443 EVM+devpack 上的 SPI 信号。 我发现 xWR1443 SPI 将检测 SPI 时钟上升沿上的数据、如下面所示、而不是图5-5中的下降沿。 AWR1243数据表的 SPI 通信。  您是否可以帮助检查图5-5中的错误。 AWR1243数据表中的 SPI 通信?

    通道1:SPI_CS

    通道2:SPI_clk

    CH3:SPI_MOSI

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Chris、
    您是对的,主机在 CLK 的下降沿发送数据(MOSI)。 我们将在数据表中对此进行更正。

    此致、
    Vivek