This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMP103:数据保持时间

Guru**** 2609895 points
Other Parts Discussed in Thread: TMP103

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/sensors-group/sensors/f/sensors-forum/666993/tmp103-data-hold-time

器件型号:TMP103

您好、E2E、

我们的客户担心 TMP103的 t (HDDAT)。
在其电路板上、t (HDDAT)为400nsec。

原因是什么?

请告诉我您的意见。

此致、
ACGUY

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您是否在第6.6节"时序要求"中询问 HDDAT 的最大值?

    HDDAT 最大值是根据指定的最大 SCL 频率计算得出的。 它不适用于较低的频率、仅在此处显示以模仿 NXP I2C 规范文档。

    谢谢、
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    >>您是否在第6.6节"时序要求"中询问 HDDAT 的最大值?
    是的。

    当 SCL 频率为100kHz 时、tHDDAT 的扩展时间是否超过400nsec?

    此致、
    ACGUY
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    任您好、

    我在 SCL = 400kHz 时测量了 tHDDAT。

    请参阅随附的文件。

    为什么超过400纳秒?

    VDD = 3.3V

    上拉电阻= 1.5k Ω

    此致、

    ACGUY

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    在传输过程中、在不同的实例中、许多 I2C 规范都可以应用于主设备和从设备。 NXP I2C 规范未明确描述何时应将规范应用于主器件以及何时应应用于从器件。 请参阅 www.nxp.com/.../UM10204.pdf

    很可能、主器件可以控制这个时序。 从器件(TMP103)仅在执行 ACK 或读取事务时控制 SDA。 我无法验证您的图像中显示了哪个时钟周期、因此我无法判断谁在控制中。

    HDDAT Max 不是直接影响器件运行的参数。 只要满足其他时序要求、TMP103就能在所示的时序下正常工作。 例如、过多的 HDDAT 不会导致问题、直到它达到阻止 SUDAT 最小值的程度。 由于指定了频率、但未指定时钟的占空比、因此有效时序参数的范围非常广泛。

    谢谢、
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    我知道"400nsec over "不会导致 I2C 规范出现问题。

    我想问的是为什么 tHDDAT 超过400 nsec。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    I2C 主设备的保持时间大于400ns。 它不是 TMP103。