This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AWR1642:关于原理图设计

Guru**** 2610945 points
Other Parts Discussed in Thread: AWR1642

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/sensors-group/sensors/f/sensors-forum/668795/awr1642-about-schematic-design

器件型号:AWR1642

你(们)好,先生  

我们希望针对 AMWR1642进行原理图设计、并参考 EVM 和原理图检查清单。

下面是一些问题

 我们有一些未使用的引脚、例如 ADC/DPX/SPI_CS1引脚。  我们是否可以将其保持浮动?

谢谢  

BR

Yimin

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!

    您能否向我们提供有关您正在设计的定制板应用的更多详细信息?

    谢谢你
    Cesar
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你(们)好,先生

    应用是 SRR/USRR。 我们应该尽可能减小 MB 大小。

    如果我们选择不同的应用、原理图设计有何不同?

    BR
    Yimin
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好,先生

    在下面的原理图 中 ,我们圈出了一些可能不使用的引脚。 如果我们不需要使用它们、您能告诉我们该怎么办?

    例如:E13/P13/C13/E14

    BR

    Yimin

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你(们)好,先生

    您是否有任何更新?

    BR
    Yimin
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!

    我们对延误表示歉意

    将很快向您提供更新

    Cesar
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Yimin、您好!

    在这里 、您可以找到 AWR1642的硬件设计检查清单。

    请浏览 HardwareDesignChecklist_V0p7_AWR1642_SWRR154.xlsx 的 SCH_checklist 表 、其中说明 了该器件的所有焊球引脚连接。

    您 也可以查看其他工作表以了解更多信息。

    此致、

    Jitendra

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好,先生

    您的回复没有评论

    我们圈出了一些可能不使用的引脚。 (请参阅下图)

    如果我们不需要使用它们、您能告诉我们该怎么办? (浮动, 上拉,下拉)???

    希望你能理解我的问题

    BBR

    Yimin

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Yimin、您好!

    SYNC_IN:100K 下拉至 GND。

    WARMRST、nError_in、nError_out:存在漏极开路信号。 将10k 上拉电阻器上拉至 VIO

    主机 SPI:
    1) 1) SPI_CS 线路应具有连接到 VIO 的100K 上拉电阻。
    2) 2) host_INT 应具有10K 下拉至 GND。 这是一个中断信号。
    3) 3) SPI_CLK、SPI_MISO 和 SPI_MOSI 线路上的可选串联源端接电阻为33欧姆

    GPADC 和 DP0 - DP15、LVDS:这些可保持悬空。

    此致、

    Adrian