This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TIDA-01606:[实验5]关于 SPLL 角度对齐的阐释—Vgrid Peak 或 TINV_Vinv_dq0.a?

Guru**** 2331900 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/tools/simulation-hardware-system-design-tools-group/sim-hw-system-design/f/simulation-hardware-system-design-tools-forum/1511706/tida-01606-lab-5-clarification-on-spll-angle-alignment-vgrid-peak-or-tinv_vinv_dq0-a

器件型号:TIDA-01606

工具/软件:

您好:

在实验5中、假设在 输入为30Vrms/60Hz 的 PFC 模式下启动时、设置clearPWMTrip = 1应该会导致直流母线电压略有增加。 然而、在我的测试期间、我只观察到  AllRelaySet = 1(即继电器闭合时)电压从70V 上升到82V。 在设置clearPWMTrip = 1和启用 PWM 输出后、我执行了该操作 不会 观察预期的轻微升压。

此外、在使用 CCS 图监控角度锁定时、我注意到 SPLL 角度似乎约为 120°关闭 幻灯片进行了总结。
 Vgrid A 和 PLL 角度

后来、我尝试使用以下方法:

TINV_dVal1 = TINV_Vinv_dq0.A;
TINV_dVal2 = TINV_angleSPLL_弧 度/(float32_t)(2.0f * TINV_PI);

 Vinv_dq0.A 和 PLL 角度

这样、该图就与实验5中显示的内容相匹配、具体来说就是、其中 当 Vgrid 处于其峰值时、PLL 角度等于0

 实验5示例

我想确认:

在实验5中、SPLL 角度应该与 Vgrid 电压峰值保持一致TINV_vInv_dq0.a、还是与?

您能否说明 SPLL 角度锁定到参考代码中的哪个波形? 非常感谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    拼接角度应与 vGrid A 的峰值电压保持一致   根据用户指南:"使用余弦变换;因此、当 Vgrid 达到峰值时、角度为0 "

    TINV_dVal1 = TINV_vGrege_A_sensed_pu;

    TINV_dVal2 = TINV_angleSPLL_弧 度/(float32_t)(2.0f * TINV_PI);