This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] PSPICE-FOR-TI:PSpiceForTI 第三方型号问题

Guru**** 2689775 points

Other Parts Discussed in Thread: PSPICE-FOR-TI

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/tools/simulation-hardware-system-design-tools-group/sim-hw-system-design/f/simulation-hardware-system-design-tools-forum/1597968/pspice-for-ti-pspiceforti-third-party-model-issue

部件号:PSPICE-FOR-TI

PSPICE for TI 的信息表明、如果使用外国(第三方)器件、则 探测的信号数量限制为三 (3) 个。

使用 PSPICE for TI 时、我看到的实际错误消息表明、 探测的信号数量限制为四 (4) 个(也具有至少一 (1) 个“再生“探针!)。  实际限值是多少?

此外、在利用两个第三方翘板(NPN 晶体管的两个实例)时、即使仅使用两 (2) 个探针、PSPICE for TI 也拒绝完成仿真/绘图、显然不高兴该翘板在内部引用/实现了五 (5) 个二极管模型(根据定义,这是外来的)。  因此、电路中可能有多达十二 (12) 个外部器件、仅使用两个晶体管。

假设使用的探针数量不超过三 (3)、请概述 PSPICE for TI 在仿真此类电路时是否可以正常。  如果不好、那为什么不呢?

 

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 — 谢谢。 我已联系 Cadence 以帮助阐明 PSPICE for TI 免费版本的局限性。 感谢您耐心等待、我根据 您在上面概述的用例、努力澄清使用该工具应该可以实现的效果。

    谢谢你

    Adrian

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Daniel — 这是 Cadence 关于 PSPICE for TI 限制的内容:

    如果设计中使用了 PSpice for TI 库之外的器件、则限制为 3 个信号、可在输出窗口中一次查看这些信号。
     
    限制是 3 个信号。
     
    关于在内部引用或调用其他模型的第三方诱使问题,限制仍然保持不变(3 个信号)。
     
    在您的声明中提到 PSpice for TI 拒绝完成仿真/绘图。 您收到的错误是什么?
    您能否分享您正在获得或共享项目的错误消息的屏幕截图、以便我可以在我结束时进行检查
    谢谢你
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我附上了(结尾)仿真显示的屏幕截图。

    请注意、关于位于上主窗口底部错误行上方的信息行、我插入了 Enter、以便信息行的末尾会显示在显示屏中。

    在运行仿真之前、我放置了一个 V marker / probe 和一个 I marker / probe。