This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] PMP20859:问题

Guru**** 2001725 points
Other Parts Discussed in Thread: TPS3808, TPS2372, TPS2373
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/tools/simulation-hardware-system-design-tools-group/sim-hw-system-design/f/simulation-hardware-system-design-tools-forum/909515/pmp20859-questions

器件型号:PMP20859
主题中讨论的其他器件:TPS3808TPS2372TPS2373

各位专家:

我对此设计有一些问题:

  1. 为什么需要通过 Q9将转换器的 UVLO 拉低? 我认为、除非浪涌阶段完成、否则 PG 保持低电平并从 RTN1断开 PWR_GND。 即使不将 UVLO 拉低,转换器也不应该关闭?
  2. 使用 Q5、Q9、Q10和 Q12的原因是什么? 是否可以直接进入 Q9?
  3. 我假设 D9和 D10用于保护。 哪些情况可能会导致他们采取行动? 当 Q11导通且直流和 POE 之间存在电压差异时、可能会发生什么情况?
  4. D14和 D16的用途是什么? 对于 D16情况、Q11是否已经在分类期间阻断电流?
  5.  TPS3808的用途是什么?

谢谢、

Sith

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Sith、

    在 大多数情况下、PWR_GND 由低侧 FET 和二极管从 RTNx 上断开。  在测试期间、发现一些边际条件需要通过 Q9进行 PG 连接。

    2. 两个 TPS2372 PD 控制器的 PG 信号具有不同的返回值(RTN1和 RTN2)。  需要使用这些组件将两 个 PG 信号电平转换为 PWR_GND。

    3. D9和 D10在断电时对 FET 的栅极进行放电。  在测试期间、我们再次发现一些边缘条件、例如快速施加/断开电源、其中栅极未完全放电、我们无法实现无缝转换。

    4. 如果 VDD/PWR_GND 之间存在预偏置(例如 AUX 或 第二个 PD 为电路供电时)、则 Q11 (Q16)的体二极管 和 TPS2372热插拔将允许 VDD/VSS_x 之间存在偏置  这会中断检测、不允许 PSE 供电。  D16 (D26) 阻止预偏置电压在 VDD/VSS_x 上出现  我不记得使用 D14 (D22)的原因。  我确信它们是在测试后添加的。

    5. 该 转换器以 AUX 优先级运行。  为了实现无缝转换、在 Q11 (Q16)关闭之前、AUX 必须处于稳压范围内、从而断开 PoE 电源。  TPS3808监控 AUX、仅在 AUX 高于40V 时关闭 Q11 (Q16)。

    谢谢、David

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 David:

    感谢您的回答。 我有一个2的后续问题。

    我正在尝试针对 TPS2373调整此设计、并且仅具有单个 POE 输入。 这是否意味着 PG 可以直接连接到 Q9?

    最棒的

    Sith

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Sith、

    我仅在移除一个通道的情况下测试了该设计、但测试了所有电平位移电路。  可能可以进行直接连接。  我将保持电路不变、只需移除一个 PoE 通道。  您可以选择直接连接、看看您是否在 PoE 和 AUX 之间实现了无缝转换。

    谢谢、

    David