This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TIDA-01442:是否在 FMC 连接器上交换了 DA4_P/M 和 DB4_P/M 信号?

Guru**** 2594600 points
Other Parts Discussed in Thread: TIDA-01442, ADC12DJ3200EVM

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/tools/simulation-hardware-system-design-tools-group/sim-hw-system-design/f/simulation-hardware-system-design-tools-forum/790743/tida-01442-are-da4_p-m-and-db4_p-m-signals-swapped-on-the-fmc-connector

器件型号:TIDA-01442
主题中讨论的其他器件: ADC12DJ3200EVM

DA4连接到 DP12_M2C

DA5连接到 DP10_M2C

DA6连接到 DP8_M2C

DA7连接到 DP9_M2C

不应将 DA4连接到 DP11_M2C?

DB4连接到 DP11_M2C

DB5连接到 DP13_M2C

DB6连接到 DP14_M2C

DB7连接到 DB15_M2C

是否应将 DB4连接到 DP12_M2C?

似乎交换了 DA4和 DB4。 是否已在 TIDA-01442电路板的后续版本中修复此问题? 这会影响 FMC 载板上 FPGA 上的四路引脚分配。

此致、

Paul Young

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 Paul:

    我已将您的问题转发给负责该器件的工程师、他将回复您。

    此致、
    Vijay
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Paul
    TIDA-01442使用标准 ADC12DJ3200EVM。 使用 DA4:DA7和 DB4:DB7的操作模式只有几种。 在这些情况下、全部8个通道都在使用中、或者没有一个通道在使用。 因此、我认为将不同信号路由到哪个四路信号并不重要。
    我们使用通道的固件重映射来补偿通道不符合顺序的事实。 我们还使用逐通道极性校正来补偿背面 dbn 通道相对于标准极性都反转的情况。
    我们不打算发布此 TI 设计中使用的 ADC12DJ3200EVM 的更新版本。
    此致、
    Jim B
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我们需要全部8个 DA 通道和全部8个 DB 通道。 如何实现通道的固件重映射? 这是寄存器设置的更改吗? 还是通过 JTAG 更改固件?

    此致、

    Paul

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Paul
    至少有2种处理重映射的方法。
    我们的 TSW14J56和 TSW14J57固件可通过配置文件设置实现极性切换和通道重映射。 这是通过每个 JMODE 的特定 ADC12DJxx00_JMODEn.ini 文件来完成的。
    我们还有一个固件参考设计、支持 Xilinx KCU105开发板的8通道 JMODE 0和2。 我希望在这种情况下、极性和重映射直接在固件设计中完成。
    此参考设计可在此网页的固件部分找到:
    www.ti.com/.../toolssoftware
    我希望这对您有所帮助。
    此致、
    Jim B
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢、Jim。 仅需说明一下、此重映射适用于连接到 ADC 的 FPGA 引脚。 ADC DA 和 DB 输出本身不会重新映射。 对吧?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Paul
    正确。 在 ADC 或 ADC EVM 中不执行重映射。 FPGA 固件/配置中会发生一切。
    此致、
    Jim B