主题中讨论的其他器件:ISO224EVM、 TMS320F28377D
工具/软件:WEBENCH设计工具
您好!
我对 ADC 采集窗口有一个问题。 为了实现额定分辨率、信号源需要对 ADC 内核中的采样电容器进行充电、使其处于信号电压的0.5LSB 范围内。 根据 TI 建议、CS 应至少为20 X CH。CS 通常仅用于防止驱动运算放大器在采样发生时发生转换。 稍后我看到 了 ISO224EVM 评估模块 SLAU733 第3页 ,其中 TLV6001后 ,R 被选为47欧姆,C 被选为100pf。 对吗? 对于这种情况,100pF 小于 CH 的20倍,S+H 为85ns,ACQPS 为16。 我认为 S+h 时间太短、无法为采样电容器充电。 如果 ADC 时钟为50MHz、则 ADC 转换时间约为205ns、总采样时间为290ns、则最大吞吐量为3.4MHZ。 您能否解释一下 TI 为什么使用 C 作为100pf、因为根据 TI 的建议、这种方法不正确、还有一个问题、我使用的是双环路控制器外部环路、电压和内部环路是电流环路。 通常、内部环路比电压环路更快、并且具有高带宽。 如果我希望电流环路更快、采样速度更快、我需要减小 CS 的值、我的意思是小于100pf、这样我将比电压环路更快、但它的 S+H 也会太低。 我不确定 S+H 时间是否足以为采样保持电容器充电。 如果我 使用初级 PWM 50kHz、次级 PWM 为100kHz 来触发 ADC、则采样率将为100kHz。 对于100kHz ADC 采样率、我需要多少 S+H。 电流和电压环路。 谢谢、既不是太快也不是太慢