This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TIDA-01573:分离电源和栅极接地与接地

Guru**** 1144270 points
Other Parts Discussed in Thread: LMG1020, TIDA-01573
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/tools/simulation-hardware-system-design-tools-group/sim-hw-system-design/f/simulation-hardware-system-design-tools-forum/1180771/tida-01573-split-power-and-gate-ground-vs-ground

器件型号:TIDA-01573
主题中讨论的其他器件:LMG1020

你好! 我想知道差异、在这种情况 下、最好将电源接地(PGND)环路和栅极接地(GND)环路分开、如 TIDA-01573中的接地端仅在 GaN FET 中进行"触摸"。 在另一个参考设计中、例如 EPC 使用由同一 LMG1020驱动的 EPC2001/EPC2212 GaN FET 进行的设计中、接地端是常见的、在 GaN FET 数据表中、接地端显示"基板引脚应连接到源端"、即接地端是相同的。 此处所需的脉冲持续时间或峰值电流是否重要 ?  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Emir、

    我们的 TI 专家今天不在办公室。 他很快就会回复你、并作出回复。

    谢谢

    Sasi

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Emir、

    最重要的是最大限度地减小 GaN FET 和栅极驱动器之间的电感和电阻。 为此、栅极驱动器应尽可能靠近 GaN FET 放置、以防止振铃。

    此外、TIDA-01573旨在提供60A 脉冲、持续1ns、因此接地提升是 PCB 的主要设计考虑因素。 EPC 可能无法将地面提升降至最低、因为电路可能不需要那么多的地面提升。 但我没有看到 EPC 电路。 您能否将我与您所提及的 EPC 参考设计联系起来?

    此致、
    Edthan Galloway

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢 Edthan!

    EPC 设计现已问世

    https://epc-co.com/epc/Portals/0/epc/documents/guides/EPC9126xx_qsg.pdf

    仅存在接地、无 PGND。 您可以在此处看到他们的光绘文件和设计  

    https://epc-co.com/epc/products/demo-boards/epc9126 

    在顶层、可以看到 GaN 的所有源极端子和基板引脚都位于一个 GND 上。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    为了清楚地说明、我需要几十 mA 的电流脉冲、根本不会接近1A、绝对不会达到60A。 我只需要尽可能短的脉冲、而不会发生脉冲。   

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Emir、

    由于脉冲仅为100mA、我认为您无需担心接地提升。 我认为您应该将接地端保持在一起、并尽可能缩短从栅极驱动器到 FET 的连接。

    EPC 参考板或 TI 参考板都可以提供很好的示例。 LMG1020的数据表还包含 布局指南。 如果您有任何疑问或需要更多信息、请告诉我。

    此致、
    Edthan Galloway