主题中讨论的其他器件:TINA-TI、
工具/软件:TINA-TI 或 Spice 模型
您好!
我现在正在根据 ADS7046进行一些 ADC 仿真、但我对 ADC 的运行有一些疑问:
1、我的 CSZ 频率为1MHz、因为 ADS7046为12位、这是否意味着 SCLK 的频率应至少为12MHz、以便有足够的时间将 输入模拟波形采集到 ADC 中? 棕色线为"充足"、绿色线为 CSZ
2、根据数据表、ADC 将在 CSZ 的下降沿对输入进行采样、 但是、在 TINA 仿真方面、有一个名为"SAMPLINE"的引脚、用于显示 ADC 的采样、它显示样本略超前于如图所示的 CSZ 的下降沿。 我想问它为什么会这样做? 我们如何才能找到 这种"采样"的间隔长度?
谢谢!
此致、


