This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TINA/Spice/ADS7046:有关 ADS7046结果的一些问题

Guru**** 2535150 points
Other Parts Discussed in Thread: TINA-TI, ADS7046

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/tools/simulation-hardware-system-design-tools-group/sim-hw-system-design/f/simulation-hardware-system-design-tools-forum/652800/tina-spice-ads7046-some-questions-about-the-result-of-ads7046

器件型号:ADS7046
主题中讨论的其他器件:TINA-TI

工具/软件:TINA-TI 或 Spice 模型

您好!

我现在正在根据 ADS7046进行一些 ADC 仿真、但我对 ADC 的运行有一些疑问:

1、我的 CSZ 频率为1MHz、因为 ADS7046为12位、这是否意味着 SCLK 的频率应至少为12MHz、以便有足够的时间将 输入模拟波形采集到 ADC 中? 棕色线为"充足"、绿色线为 CSZ

2、根据数据表、ADC 将在  CSZ 的下降沿对输入进行采样、 但是、在 TINA 仿真方面、有一个名为"SAMPLINE"的引脚、用于显示 ADC 的采样、它显示样本略超前于如图所示的 CSZ 的下降沿。 我想问它为什么会这样做? 我们如何才能找到 这种"采样"的间隔长度?

 谢谢!

此致、

Haoyange2e.ti.com/.../ADC7046-revised.TSC

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Haoyang、

    请在下面找到我对 ADC 时序的理解、

    下面的 SNAP 是数据表中标记和说明的时序

     

    因此 CSZ 将触发低电平 ADC 将进入“转换” 模式。

    此模型中的实现就像,一旦它进入“Conv”模式,它就会对18个 SCLK 脉冲进行计数

    只有在18个 SCLK 脉冲消失后,“转换” 将完成并进入“Acq”阶段(参见下面的比较仿真结果)。

    因此、SCLK 的频率必须与.r.t CSZ 频率进行相应设置、以便至少覆盖18个周期。 采集窗口(时间范围)也会随输入 SCLK 的频率而变化



    随附 TINA 测试台。

    e2e.ti.com/.../8244.E2E_5F00_ADC7046.TSC

     

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Ahana、

    再次感谢您的回复、除了 SCLK 脉冲、我几乎理解我说的所有内容。 您如何知道它应该是18个 SCLK 脉冲? 我知道、从该仿真中可以清楚地看到它有18个脉冲。 但数据表并未说明它应该是18个脉冲。 谢谢!

    此致、
    高阳
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Haoyang、

    数据表提到"Conv."需要至少15个脉冲。 可能是此模型模仿了数据表中未明确提及的任何模式的实际设计性能。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Ahana、

    感谢您的友好解释!

    此致、
    高阳