This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TIDA-00540:采用 THVD15xx 的多协议收发器参考设计

Guru**** 2390755 points
Other Parts Discussed in Thread: CSD87502Q2

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/tools/simulation-hardware-system-design-tools-group/sim-hw-system-design/f/simulation-hardware-system-design-tools-forum/736421/tida-00540-multiprotocol-transceiver-reference-design-with-thvd15xx

器件型号:TIDA-00540
主题中讨论的其他器件:CSD87502Q2

大家好、

您是否在附件中有以下电路的更详细的电路或文档?

请与我分享。 谢谢!

e2e.ti.com/.../reference-design_5F00_selectable-termination.docx

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Ben、

    您可以在此处找到有关此电路运行情况的详细说明:

    www.ti.com/.../TIDA-01238

    基本而言、双 FET (CSD87502Q2)用于在 FET 导通时启用120欧姆端接、并在 FET 关断时禁用该端接。 (使用两个 FET、以便在差分信号的极性相反时不会通过 FET 体二极管导通。) 另一个 FET (CSD17483)仅用于控制双 FET 的栅极。 这是因为较高电压的栅极控制非常有用、因为 RS-485信号可以处于相对较宽的电压范围内、电路需要确保在启用端接时栅极始终高于 RS-485信号、而在禁用端接时栅极始终低于 RS-485信号。 因此、单个 FET 仅用于将低电压逻辑控制(提供给其栅极)放大为更高电压信号(在该电路中以"VBIAS"为基准)、以控制双 FET 的栅极。

    我希望这一切都很清楚,如果不是,请告诉我。

    此致、
    最大