This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TINA/Spice/TPS2490:SPICE 模型与数据表不一致

Guru**** 2551110 points
Other Parts Discussed in Thread: TINA-TI, TPS2490

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/tools/simulation-hardware-system-design-tools-group/sim-hw-system-design/f/simulation-hardware-system-design-tools-forum/688415/tina-spice-tps2490-spice-model-is-not-consistent-with-the-datasheet

器件型号:TPS2490
主题中讨论的其他器件:TINA-TI

工具/软件:TINA-TI 或 Spice 模型

我是 PSpice 中的仿真 TPS2490 SPICE 模型。 我不需要计时器、我想将计时器引脚短接至接地端(如数据表中所述)/但是、在仿真中、我看到如果电流跳闸、栅极电压保持在高电压、并在 MOSFET 上截断。 我设置仿真、使负载电流上升、在某个时候热插拔达到电流限制、输出电压立即下降。 但是、我可以看到 FET 的 Vgs 不是零。 这仅在我将计时器接地短路时发生。

提前感谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好

    我们仿真了与您描述的相同的测试条件、并看到同样的 VGATE 问题不会变为0。 这是因为在这种情况下未对故障条件建模、因为计时器是设置故障的计时器、当计时器= 0V 时、该故障永远不会发生。 我们期待着看到我们是否能够强制栅极下拉、并将很快返回给您。

    谢谢

    Ranjani

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Ranjani

    感谢您的清晰回答。 我将等待您的回答。 我从您的回复中了解到这只是一个建模问题? 我不会在实验中看到这一点吗?

    此致、

    ----阿里

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Ali、

    Ranjani 与我联系、查看此用例并确认硅行为。
    我将根据您的用例配置 EVM 并进行验证。 这将需要一些时间、因为我现在没有此部件 EVM。 我刚刚下了 EVM 订单、并将在收到后尽快回复您。
    同时、请分享您的应用用例详细信息和系统评级。 对此设备有任何其他问题?

    此致、
    Rakesh