This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TIDA-01480:TIDA-01480中的电源定序

Guru**** 2522850 points
Other Parts Discussed in Thread: TIDA-01480, TPS65023, LM3881

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/tools/simulation-hardware-system-design-tools-group/sim-hw-system-design/f/simulation-hardware-system-design-tools-forum/720787/tida-01480-power-supply-sequencing-in-tida-01480

器件型号:TIDA-01480
主题中讨论的其他器件: TPS65023LM3881

你好!
TIDA-01480设计的相关信息。
我想知道电源定序是如何工作的。 TIDUDN1B 中未对此进行说明。
我来看看 Xilinx ZU2CG 器件的装配变体001。

在原理图中、有无源组件可延迟第6页上不同使能信号的开/关时间。
我无法确定在启动时如何启用 TPS65023 (U1)。 VLDO2A_3V3输出通过一个"0"Ω 电阻器连接到 VIO。
VIO 为第6页上的网络馈送不同的使能信号。
如何在上电时启用输出 VLDO2A_3V3。 我是否需要外部使能端才能启动?

BR Mikael

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Mikael、

    感谢您在论坛上提出如此重要的问题。 你是对的。

    为 VIO 提供电源有四个选项:VLDO2A_3V3、VDCDC3_A、VDCDC2_B 和 VCC_1or2A。

    为了正确对整个电路板进行排序、为 VIO 供电的电源轨的使能信号(EN_SEQ_LDOA、EN_SEQ_DC3A、EN_SEQ_DC2B 或 EN_SEQ_1or2A_RAIL)必须上拉至常开基准。 实现这一目标的最简单方法是将所需的使能信号上拉至 VRTC_A (在第7页的 Samtec 连接器上、网络名称更改为"VRTCLK_A")、 但真正的定序电路需要位于"主板"上、因为它会根据所加电的 FPGA/SoC/MPSoC 而变化。

    要测试完整的原型、将删除第6页上启用的大部分或全部上拉/RC 延迟(R87-R101、C99-C113、R102-R116)。 根据 Xilinx ZU#ex 数据表、诸如 LM3881或专用"内务" MCU 之类的序列发生器也将由常开电源轨(VRTC_A 或_B)或由 VIO 供电并为电源轨(VCC_PSINTLP、VCC_PSINTFP 等)上电。 序列发生器或 MCU 输出将驱动15个使能信号中的部分或全部。


    此致、
    Brian
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    非常感谢您清除这个问题!

    BR Mikael