This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] PMP30440:SN6501 VCC 范围怀疑

Guru**** 2507315 points
Other Parts Discussed in Thread: SN6501, PMP30440, SN6507

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/tools/simulation-hardware-system-design-tools-group/sim-hw-system-design/f/simulation-hardware-system-design-tools-forum/1281119/pmp30440-sn6501-vcc-range-doubt

器件型号:PMP30440
主题中讨论的其他器件:SN6501、、 SN6507

大家好、我正在研究12V 输入/12V 输出的隔离式推挽式电源、 我发现了参考设计 PMP30440、但我想了解当 SN6501的 VCC 范围仅为最高5.5V 时、输入电压如何达到24V、 我看到 在 SN6501的 VCC 路径上有一个二极管连接了 BJT、但它只能用作反极性保护功能。 如果你们能够帮我解决这个问题、或者为我的应用推荐其他设计(有可用的部件、大多数其他解决方案都需要我找不到的变压器)、那对我会有很大帮助。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 David:

    请首先考虑不使用 Q5、C4、D4、R2和 Q4、因此 C3、R1和 Q3通过 R100和 R3直接连接到 J1 (24VIN)、这两个电阻均为0欧姆。 SN6501的 VDD 由 Q3供电、而 Vcc 保持在 D3电压减去 Q3的 Vbe、因此 Vcc 实际为5V。 现在、当 D1和 D2引脚(SN6501 FET 的内部漏极)在0和 Vcc 之间切换时、将向 Q1和 Q2的栅源电压施加5V 峰峰值方波(以"共源共栅"配置连接)。 这样、两个 FET 就可以在 T1的"推挽"拓扑引脚3和1中正确切换和下拉。

    我n´t 了这种共源共栅拓扑、因为在我进行此设计时、我们没有 SN6507、可以在此处使用、并替换共源共栅 FET Q1和 Q2以及 U1。 有一款关于 SN6507推挽式转换器的 EVM 可在线订购。 请查看该产品页面。

    此致、

    罗伯托

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、非常感谢、但我有另一个问题:"SN6501的 Vdd 由 Q3提供"的意思是什么? Vdd 表示 D1和 D2的漏极?
    使用 SN6507的问题是我找不到 应用手册中建议的适用于12V 输入/12V 输出电压应用的变压器、因此如果您能向我提供有关 此类应用的其他变压器兼容性的提示、我将不胜感激  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 David:

    抱歉、我是指 SN6501的 VCC、因此是其引脚2。

    BTW 有一个可从 Wuerth 订购的器件、可与 SN6501、SN6505和 SN6507配合使用:它可用于24Vin 至12Vout 隔离式推挽。

    https://www.we-online.com/components/products/datasheet/750319695.pdf

    此致、

    罗伯托