大家好!
我有一个关于 主 频谐波的问题、如何抑制这种谐波。 例如 、如果我们为 EU 频率,设计一个低于1g 的乘积、则基本频率为868MHz。 1736MHz 和2604MHz 分别是二次和三次谐波。在 CE 的杂散域测试中、需要特别注意这两个频率点。那么、在硬件中解决这个问题的最佳方法是什么呢?
Br
谢谢。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
大家好!
我有一个关于 主 频谐波的问题、如何抑制这种谐波。 例如 、如果我们为 EU 频率,设计一个低于1g 的乘积、则基本频率为868MHz。 1736MHz 和2604MHz 分别是二次和三次谐波。在 CE 的杂散域测试中、需要特别注意这两个频率点。那么、在硬件中解决这个问题的最佳方法是什么呢?
Br
谢谢。
您好!
此参考设计包括将谐波衰减至符合法规要求的水平所需的低通滤波器网络。 这些设计在表征器件特性时被使用、因此已经过广泛测试。 数据表(第1页)中提供了器件适用于的全球射频法规。
有关设计匹配部分的更多信息、请参阅: SWRA640 (CC13xx/CC26xx 硬件配置和 PCB 设计注意事项): https://www.ti.com/lit/swra640 (尤其是 第3.1.4节 )。
不同的参考设计为不同的频带提供了必要的阻抗匹配和滤波、因此应针对正确的频带选择并遵循正确的参考设计。
此致、
扎克