您好!论坛!
有一天、我遇到了一个文"apropos 锁相环滤波器设计"、这是我为其他一些项目执行的同步任务、我意识到当我们在下一个线程中担心频率偏移时、我们错过了一两个诀窍:
。 我想解释整个情况、并要求为手头的任务提供可能的前进方式或替代解决方案。 我把我的问题分解成了以下论点。
CC1310/1312是否针对 GFSK 解调采用相干或非相干检测? 如果一致、PLL 中环路滤波器的特性/顺序是什么? 如果输入信号具有频率斜升、是否设计为具有稳态误差的上限? 频率偏移随时间线性增加。 此斜坡的最大速率尚不清楚、但可稍后提供斜率。
根据我的理解,一个 PLL 试图锁定到一个连贯检测的传入信号的相位,可能需要一个更高阶的环路滤波器。[数字通信, Bernard Sklar , Chaper 10同步]。
如果假设现有 PLL 无法克服输入信号中的频率斜升、您是否可以建议采用非相干检测且频率锁定可能足以进行解调的备用无线电。
期待您提供宝贵的反馈和意见。
此致
Maaz Ali Awan