This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TS3DS10224:USB2.0应用的布局阻抗建议

Guru**** 2419710 points
Other Parts Discussed in Thread: TS3DS10224

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/switches-multiplexers-group/switches-multiplexers/f/switches-multiplexers-forum/1072020/ts3ds10224-layout-impedance-suggestion-for-usb2-0-application

部件号:TS3DS10224

大家好,团队

我的客户正在使用我们 的 TS3DS10224进行 USB2.0应用。

他们希望了解  USB2.0应用中 TS3DS10224的布局阻抗范围。

我在数据表中没有看到它。 您是否建议遵循以下内容? 谢谢。

USB 2.0差分阻抗:90欧姆+/- 15%

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,冯

    最好遵循您在应用 中使用的协议的建议差分阻抗要求,因为 TS3DS10224不会受到这种情况的影响,因为它充当被动开关,以最小的失真将信号从输入传输到输出。

    谢谢!

    布莱恩