This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVC1G3157:PCIE4.0 REFCLK 的应用

Guru**** 1812430 points
Other Parts Discussed in Thread: SN74LVC1G3157, TMUX1072, TMUX136
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/switches-multiplexers-group/switches-multiplexers/f/switches-multiplexers-forum/980424/sn74lvc1g3157-application-for-pcie4-0-refclk

器件型号:SN74LVC1G3157
主题中讨论的其他器件: TMUX1072TMUX136

尊敬的 TI 人:

是否可以使用 SN74LVC1G3157作为 PCIE4.0 REFCLK 的开关? 它是100Mhz、具有一些抖动要求。

谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    带宽不是问题、因为此部件通常可以处理350MHz。 话虽如此-抖动要求/预算是什么?  由于我们通常不会对抖动进行规范、因为我们的 IC 通常不会增加大量抖动(尤其是在单通道器件中)、而随机抖动是最大的问题、因为我们的 IC 通常不是确定性抖动的来源、但会存在较小的传播延迟 对每个相似脉冲的影响相似。

    请告诉我!

    最棒的

    Parker Dodson

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Parker:

    感谢您的回复。 对于 PCIe 差分 REFCLK、其周期 需要小于150ps。 并且  、LF 和 HF 滤波后的 RMS 抖动需要小于0.5ps。

    此外、它要求 REFCLK+的上升沿与 REFCLK-的下降沿匹配、并且小于20%。

    那么 、该开关可用于 差分 REFCLK? 您的客户以前是否使用过类似这样的方法?

    顺便说一下,我是否可以使用 此开关的 ibis 模型进行仿真,并添加时钟源,如果分辨量正常,这意味着开关可以工作?

    Thx

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    因此、该器件不应增加太多抖动-因为通道实际上只是一个 RC 低通滤波器-因此存在传播延迟、但它应以相同的方式应用于通过通道的所有脉冲。  

    此开关仅为1通道、我不会将其用作差分开关、因为两个 IC 的传播延迟可能存在轻微差异、这会导致问题。 对于差分时钟、最好使用2通道2:1器件-我们有几个具有低导通电阻和导通电容的选项。 一些选项是 TMUX136和 TMUX1072 ->这些是带宽更高的器件、这意味着它们具有更低的电容、这将减少信号失真。

    至于 IBIS 模型-它对在典型工作条件下通过通道的信号的 SI 进行建模。 这将是一个很好的近似值、以查看此部件是否能够在正常工作条件下工作。 但是、如果应用将器件推向极限或您正在寻找保证性能的器件、IBIS 仿真将不会是最佳工具、因为它更多地用于标称工作条件下的系统级完整性测试。

    如果您有任何其他问题,请告诉我!

    最棒的

    Parker Dodson

    IBIS 模型