您好!
我打算 将 SN74cb3t3245用作 PC104-P 板设计(PCI 总线)的缓冲器。
SN74cb3t3245用于将3.3V/5V PCI 总线转换为3.3V FPGA IO。 FPGA IO 在内部上拉。
PCI 总线侧的最佳上拉电阻是多少?
如果我仅使用3.3V PCI 总线、仍需要上拉电阻器?
谢谢!
Yossy Goldenberg
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好!
我打算 将 SN74cb3t3245用作 PC104-P 板设计(PCI 总线)的缓冲器。
SN74cb3t3245用于将3.3V/5V PCI 总线转换为3.3V FPGA IO。 FPGA IO 在内部上拉。
PCI 总线侧的最佳上拉电阻是多少?
如果我仅使用3.3V PCI 总线、仍需要上拉电阻器?
谢谢!
Yossy Goldenberg
您好、Yossy、
SN74CB3T3245 是一款无源开关、支持 B 侧内部的电平转换。
对于 VCC = 3.3V、A 侧可在0V 至5V 范围内驱动、而 B 侧将跟踪至 VCC、即3.3V。 该器件本身不需要在 A 侧或 B 侧使用任何外部上拉电阻器、因为它所做的只是将 A 侧连接或断开 B 侧、并通过在 B 侧提供内部转换来帮助降低系统成本、从而减少对外部电压转换器的需求。
如果 PCI 总线输出为开漏、则 A 侧需要一个上拉电阻器、该值将取决于 PCI 驱动器的下拉 FET 的强度。 如果您有一个推挽驱动器、则在没有上拉电阻的情况下应该会很好。
下面是通用上拉电阻计算的有用资源、我们建议用于 I2C 总线、但 CAN 用于任何漏极开路系统。
https://www.ti.com/lit/an/slva689/slva689.pdf
谢谢、
此致、
Sandesh
您好 Sandesh、
感谢您的详细回答!
我想确保:对于非漏极开路信号、3.3V 和5V PCI 总线都不需要上拉电阻器(A 侧-不是 FPGA)?
我可能会误解以下主题 :https://e2e.ti.com/support/logic/f/151/t/212146 。
谢谢!
此致、
Yossy Goldenberg
您好、Yossy、
VCC 的相关性和对上拉电阻器的需求主要用于输出侧电压(在本例中为 FPGA)。 由于 FPGA 端已经有上拉电阻、因此我们将介绍不同的情况、并将输出拉至 FPGA 电平/VCC 电平。
如果您查看图 5从数据表中可以看出、输出行为基于输入 w.r.t VCC。
示例:
如果 VCC = 3.3V、输入信号= 2.3V 至4.3V、VOUT 将接近 VCC (~3.3V、略低)。 如果需要完全 VCC、建议在 FPGA 上使用外部上拉电阻。 如果满足电压条件、器件本身不需要在输入侧上拉。
如果对输入 PCI 的上拉强度有任何问题、在输入端添加上拉电阻器(连接到 VCC)封装("请勿安装"作为备份)可能不是一个坏主意。 不是一项要求、但如果 PCI 驱动程序较弱、则具有可用的封装尺寸将为您提供选项。
希望这对您有所帮助。
谢谢你。
此致、
Sandesh