This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74CB3T16211:74cb3t16211 I/O 悬空

Guru**** 2390755 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/switches-multiplexers-group/switches-multiplexers/f/switches-multiplexers-forum/988955/sn74cb3t16211-74cb3t16211-i-o-left-floating

器件型号:SN74CB3T16211

您好!

我正在设计一个板、它将使用74cb3t162111作为电平转换器和引脚多路复用器来连接插件模块。 在某些情况下(当电路板未插入或插件电路板未使用所有引脚时)、器件的 NOE 将保持高电平、并且一侧的引脚未连接任何引脚。 弱电流上拉源是否足以将这些引脚拉 高-只要不消耗过多电流、将它们拉至哪个状态就无关紧要。

另一个74cb3t16211用于提供配置引脚、其中某些引脚由插件模块上的跳线、链路或链路拉低。 是否有必要为这些输入证明上拉电阻器?

我正在尝试尽可能减少器件数量

谢谢

D

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    感谢您的提问! 建议将未使用的引脚保持悬空或接地。 在本例中、当器件处于高阻态时、我认为您无需任何上拉电阻器来降低泄漏电流 该器件具有 IOZ 参数、用于描述器件通电但开关处于高阻态/关断状态时的泄漏电流。 在整个温度范围内、每通道的最大电流为+/-10uA。

    如果您有其他问题、请告诉我!

    谢谢!
    Bryan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢 Bryan、很抱歉耽误您的回复。

    这让我对浮点输入保持关注

    第二个问题-我是否仍然需要针对配置引脚的上拉电阻、或者 FPGA 侧的弱上拉电阻是否足够? 在启动时、复位大约需要500uS、在此期间将启用配置引脚的 NOE、并且这些引脚在复位结束附近读取。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Dom:

    对于配置引脚、绝对不要将其悬空。 上拉或下拉是可以的、它们只需处于定义的状态即可避免应用中的任何不必要切换。

    谢谢!

    Bryan