This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TS3A5018:如何减少 TS3A5018上的串扰

Guru**** 2383150 points
Other Parts Discussed in Thread: TS3A5018
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/switches-multiplexers-group/switches-multiplexers/f/switches-multiplexers-forum/752912/ts3a5018-how-to-reduce-the-cross-talk-on-ts3a5018

器件型号:TS3A5018

您好!

我们将 TCAM_MDC 连接到 FPGA_MDC、还具有有关 TCAM_MDC 和 Jer_MCD 引脚的开关信号。

并发现从 FPGA_MDC 到 TCA_MDC 的串扰较大。 如何最大限度地减少串扰? 你有什么建议。

以下是供您参考的原理图、布局和波形。

谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Oliver、  

    时钟信号上的振铃在下冲时很明显。  电压超出 TS3A5018数据表的0V 建议工作条件、甚至超出-0.5V 的绝对最大额定值。 您需要在数据表的建议工作条件下将时钟信号的振铃减少到更接近。   

    减少时钟振铃的常见技术是采用适当的端接、其中源阻抗与端接阻抗匹配、添加 RC 滤波器、降低时钟信号的压摆率或缩短布线长度。    

    谢谢、  

    Adam