This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CD74HC4051-Q1:是否可以将 A0 ~ A7引脚之间的未使用输入引脚连接到 GND?

Guru**** 2394295 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/switches-multiplexers-group/switches-multiplexers/f/switches-multiplexers-forum/676474/cd74hc4051-q1-may-i-connect-the-the-unused-input-pins-among-a0-a7-pins-to-gnd

器件型号:CD74HC4051-Q1

团队

我建议将 A0 ~ A7引脚之间未使用的输入引脚连接到 GND。

BTW,我是否可以问为什么我们必须将 A0 ~ A7引脚之间的未使用输入引脚连接到 VCC 或 GND?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Paul、

    是的、您可以将未使用 的信号路径 引脚 A0-A7接地、Vcc 或 悬空。  

     上面提到的注释3与信号路径 引脚 A0-A7无关、而是与地址 SEL S0-S2控制逻辑引脚有关。  AppNote SCBA004 介绍了悬空进入控制逻辑缓冲区的引脚如何导致 N 沟道和 P 沟道 FET 部分导通以及 Vcc 接地短路、从而产生过多的电流消耗。  对于信号开关、我看到该电流高达~1mA。  

    谢谢、

    Adam