This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74CBTLV3253:开关选择引脚(S0 &放大器;S1)能否保持悬空

Guru**** 2382470 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/switches-multiplexers-group/switches-multiplexers/f/switches-multiplexers-forum/881070/sn74cbtlv3253-can-the-switch-selection-pins-s0-s1-be-left-floating

器件型号:SN74CBTLV3253

您好!  

在我们的一个电路板上、我们使用此开关对逻辑信号进行多路复用。 我在这里有一个问题。 我们是否可以悬空其中一个选择引脚(S1)?  

我没有使用较低的两个通道(1B3和1B4)、因此我只是使用 S0在1A-1B1和1A-1B2之间切换。 我在数据表中找不到选择栅极的输入阻抗。 我知道建议将 S1拉低、但我已经有一个需要修复的电路板。 那么、问题是、S1上的输入阻抗有多大、以查看是否可以在任何程度上保持悬空?

谢谢、

调整数

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    输入阻抗可从 ii.推断得出

    无论如何、控制输入不得悬空;请参阅第6.3节中的脚注(1)。 您可以将引脚直接连接 到 VCC 或 GND。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 AQ、

    诸如选择引脚、OE 引脚和其它逻辑输入的逻辑输入不应悬空。  默认情况下、它们应连接到 VCC 或 GND

    此常见问题解答涵盖 了有关如何处理开关未使用的输入/输出的问题:

    器件引脚的阻抗可根据欧姆定律确定:R= V/ I 对于 CMOS 输入引脚(SEL、OE、A、B)、它通常非常高

    电气规格列出了输入引脚上最大1uA (Vcc 为3.6V)的输入泄漏电流。  R 可以通过 R = 3.6V/1uA = 3.6Mohm 来估算。  

    此致、

    Saminah

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢 Saminah 的答复。 感谢您的支持。  

    调整数