客户想知道引脚 B1和 B2之间是否存在串扰? 在设计中是否有与之相关的特殊要求?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
客户想知道引脚 B1和 B2之间是否存在串扰? 在设计中是否有与之相关的特殊要求?
大家好!
串扰通常涉及相邻的开/关 I/O 引脚、因此在 SN74CB3Q3257中、引脚 B1和 B2不会例外。 这种情况在高速系统中通常更为普遍、在这种情况下、可以采用一些常用做法来帮助解决该问题。 这些通常涉及 在并行运行的相邻信号布线之间保持足够的空间、并利用最小布线宽度以及间距调整来防止它们之间发生不必要的信号耦合。
如果您的客户不满意、 根据客户的设计、可能有其他方法可以最大程度地减少应用中的串扰;如果是、请随意发送客户应用的详细布局、我会研究其他替代方案。
最后、如果您的客户希望进一步了解串扰如何 与相邻 I/O 引脚配合使用、这里有一个包含串扰详细定义的术语表。
http://www.ti.com/lit/an/slla471/slla471.pdf
大家好!
带宽额定值不适用于通道间串扰、仅适用于多路复用器的最大数据速率。 由于我们器件的串扰主要由电容驱动、因此它与频率相关。 使用~100欧姆电阻器将未使用的引脚接地有助于更高效地释放不必要的尖峰、但考虑串扰时最大的因素是 布局良好- IC 布局不良也会增加串扰。
抱歉、没有真正推荐的频率范围来保持可忽略的串扰额定值、但通常情况下、我们的器件保持在建议的带宽内将确保最大限度地减少串扰!
有关多路复用器中串扰的更多信息、请参阅我们有关以下主题的高精度实验室视频:
此致、