This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CC3220MODA:CC3220MODA 的 SOP 设置

Guru**** 2394305 points
Other Parts Discussed in Thread: CC3220MODA

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/wireless-connectivity/wi-fi-group/wifi/f/wi-fi-forum/983264/cc3220moda-sop-settings-for-cc3220moda

器件型号:CC3220MODA

您好!

在3220 EVK 中、SOP[1:0}= 001或010能够在未连接 UART 的情况下启动。

但它是 CC3220MODASM2MONR、我们有2个条件、如下所示:

SOP[2:0]= 010、GPIO_01和 GPIO_02需要连接到 XDS110调试探针的 UART 以进行引导、否则无法引导。

2、SOP[2:0]= 001、无论是否连接 UART、它都能够启动。

我们认为条件1将在未连接 UART 的情况下进入 UART 下载模式。

我是否可以知道 CC3220MODA 中 SOP 的正确设置是什么? 并将硬件原理图关联到...

谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    数据表中介绍了 SOP 模式 (表9-5)。 SOP 模式的选择取决于您和您的应用需求。

    您的问题答案:

    在 SOP 模式[2:1:0]= 010、未连接 UART RX 引脚是预期的行为。 启动器模式由中断信号确定(RX 线路处于低电平)。 您应该向 RX 线路添加弱上拉电阻、并且您的引导在 SOP 模式010正常。

    2.在 SOP[2:0]= 001 (Functional _2WJ)处、我看不到出现此类行为的任何原因。 请提供有关 SOP 和 JATG/SWD 引脚的原理图。

    1月

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的支持。

    原理图如下:

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    谢谢、硬件上拉 RX 线路后、它适用于 SOP[2:0]= 010。

    BTW、这是否可以通过 SW define 上拉 RX 线?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    无法使用上拉的软件控制。 在执行代码之前、ROM 引导加载程序会扫描引脚状态。 因此、无法通过您的软件设置内部上拉。 如果您在集成此外部上拉时遇到问题、则应使用0-1-0以外的其他 SOP 模式。

    对原理图的评论很少:

    • 为什么您已将 MX25Rxx 闪存连接到 FLASH_SPI_PINS? 这些引脚专用于对模块内部的 SPI 闪存进行编程。 您无法将 SPI 闪存芯片连接到此引脚。 如果这样做、您将在一个 CS 上连接两个 SPI 器件、但这无法正常工作。
    • SOP 上拉电阻器的建议值为270欧姆。 我认为您的值1k 不会导致任何问题(我也在我的设计中使用1k)、但您可以使用270欧姆进行测试。
    • 我知道 R11是 NC、但 R11和 C8的最初目标是什么?

    1月

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我知道 R11是 NC、但 R11和 C8的原始目标<=客户只需参考 EVK 板即可。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、爱知、

    1. 引脚39未连接。 请参阅 数据表中的表7-2
    2. 引脚35和引脚36是否仅连接到测试点? 对于引脚35和36、建议使用以下连接方案之一:
      1. 仅当 nRESET 在所有运行条件下都处于定义的状态时、才将 nRESET (引脚35)连接到主机的 GPIO。 将 VBAT_RESET (引脚36)保持未连接状态以节省功耗。
      2. 如果在所有运行条件下 nRESET (引脚35)不能处于定义的状态、则将 VBAT_RESET (引脚36)连接到主模块电源(VBAT1和 VBAT2)。 kΩ 内部上拉电阻器、复位时的泄漏电流应为3.3V/100k Ω。
    3. 模块内部的 SOP 引脚上已经连接了100k 下拉电阻器、因此移除 R14、R16和 R18。 如 Jan 所述、使用270欧姆电阻器进行 SOP 上拉
    4. 正如 Jan 所提到的、模块内部已经有一个闪存、因此移除 U2

    BR、