This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CC3220MOD:CC3220闪存 SPI 引脚驱动强度

Guru**** 2555630 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/wireless-connectivity/wi-fi-group/wifi/f/wi-fi-forum/716304/cc3220mod-cc3220-flash-spi-pin-drive-strength

器件型号:CC3220MOD

SPI 闪存引脚的驱动强度是多少、这种驱动强度是否可以像 GPIO 一样增加?  我在 CC3220_LAUNCHXL.c 中查找、但实际上没有找到合适的位置。

谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Parsky、

    如果您看一下 CC3220数据表的第3.2节、就会发现:"所有 I/O 支持的驱动强度均为2、4和6mA。 每个引脚的驱动强度都可以单独配置。”

    SPI 闪存引脚不是 I/O、因此无法配置其驱动强度:

    第31页还有一条说明、默认驱动强度设置为6mA:

    如果您有任何疑问、请告诉我!

    此致、
    Kristen

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Kristen、

    感谢您提供信息。  我明白了您的观点、但闪存引脚必须有一定的配置级别、因为我注意到了这一说法。  我在任何 TI 驱动程序中都看不到对它们的任何引用。

    (3)为了最大限度地减少 LPDS 期间某些串行闪存供应商的泄漏、TI 建议用户应用始终在 FLASH_SPI_DIN、FLASH_SPI_DOUT 和 FLASH_SPI_CLK 引脚上启用内部弱下拉。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、parsky1、

    几乎所有引脚上都有内部上拉/下拉电阻器、用于在低功耗状态期间停车、以避免泄漏电流。 在这种情况下、我相信 TI 驱动程序会在进入 LPDS 时自动执行此引脚配置。

    默认引脚驱动强度为6mA、这是最大值。

    此致、
    Kristen