SPI 闪存引脚的驱动强度是多少、这种驱动强度是否可以像 GPIO 一样增加? 我在 CC3220_LAUNCHXL.c 中查找、但实际上没有找到合适的位置。
谢谢
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
SPI 闪存引脚的驱动强度是多少、这种驱动强度是否可以像 GPIO 一样增加? 我在 CC3220_LAUNCHXL.c 中查找、但实际上没有找到合适的位置。
谢谢
您好、Parsky、
如果您看一下 CC3220数据表的第3.2节、就会发现:"所有 I/O 支持的驱动强度均为2、4和6mA。 每个引脚的驱动强度都可以单独配置。”
SPI 闪存引脚不是 I/O、因此无法配置其驱动强度:
第31页还有一条说明、默认驱动强度设置为6mA:
如果您有任何疑问、请告诉我!
此致、
Kristen
Kristen、
感谢您提供信息。 我明白了您的观点、但闪存引脚必须有一定的配置级别、因为我注意到了这一说法。 我在任何 TI 驱动程序中都看不到对它们的任何引用。
(3)为了最大限度地减少 LPDS 期间某些串行闪存供应商的泄漏、TI 建议用户应用始终在 FLASH_SPI_DIN、FLASH_SPI_DOUT 和 FLASH_SPI_CLK 引脚上启用内部弱下拉。