大家好、
我将 CC2650用于 Zigbee 应用。 我可以看到、我们可以将 CC2650保持在不同的低功耗模式。 基于此、请确认以下查询。
1) 1) 在待机模式下、引脚边沿唤醒可用、是否有任何指定的 GPIO 用于从该模式唤醒、或任何 GPIO 可用于通过中断唤醒? 因为所有 GPIO 都可以配置为中断。
2) 2)关断模式的第一个问题相同?
2) 2) 我们能否在低功耗模式下将任何 GPIO 拉高、而不向 GPIO 引脚提供任何泄漏电流? 请对此进行确认 。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
大家好、
我将 CC2650用于 Zigbee 应用。 我可以看到、我们可以将 CC2650保持在不同的低功耗模式。 基于此、请确认以下查询。
1) 1) 在待机模式下、引脚边沿唤醒可用、是否有任何指定的 GPIO 用于从该模式唤醒、或任何 GPIO 可用于通过中断唤醒? 因为所有 GPIO 都可以配置为中断。
2) 2)关断模式的第一个问题相同?
2) 2) 我们能否在低功耗模式下将任何 GPIO 拉高、而不向 GPIO 引脚提供任何泄漏电流? 请对此进行确认 。
尊敬的 Fredrik 和 Yikai:
感谢您的回答。 让我澄清一下 Sumit 正在寻找什么,以便我们大家能够就这一点达成一致意见。
我们将在某些 IO 上有一些外部上拉电阻、我们希望确保它们不会在低功耗模式下导致任何流经芯片的泄漏电流。
根据上述说明、很明显、在低功耗期间、IO 电源将在芯片内部关闭。 这意味着、如果有任何外部拉电流至常开电源轨、则 IC 的 IO 引脚上将出现相同的电平。 现在、如果内部 VCC 关闭、则可能会有一些泄漏电流流入 IC。 这可能是通过通常用于保护的内部电压钳位二极管或 P 沟道 MOSFET 中的寄生二极管实现的。 因此、如果在 IO 引脚和内部 VCC 线路之间存在钳位二极管、器件将通过上拉+钳位/寄生二极管获得该电压、这将导致泄漏。 那么、这里的问题是 CC2650中 IO 引脚上的 PMOS 中是否有一个电压钳位二极管或一个寄生二极管。 我在数据表中找不到任何 Ioff 功能、TI 的数据表中通常提供了这些功能、用于标准逻辑器件。 这是否意味着内部没有钳位二极管? 这将为每个人澄清所有内容。
谢谢
Vinod