This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

F28335的GPIO64-87可以配置为外部中断吗?



F28335的GPIO64-87可以配置为外部中断吗?如果可以,是哪组中断

布线时看到说所有GPIO都可以配置为外部中断,所以没管,有两个正好在GPIO64-87之间,貌似外部中断1-7只管GPIO0-63

  • 这里要介绍一下,DSP的GPIO口都可以配置为外部中断口,其配置方法如下:  
         GpioCtrlRegs.GPBMUX2.bit.GPIO54 = 0; //选择他们是GPIO口  
         GpioCtrlRegs.GPBMUX2.bit.GPIO55 = 0;  
         GpioCtrlRegs.GPBMUX2.bit.GPIO56 = 0;  
         GpioCtrlRegs.GPBMUX2.bit.GPIO57 = 0;  
         GpioCtrlRegs.GPBDIR.bit.GPIO54 = 0;//选择他们都是输入口  
         GpioCtrlRegs.GPBDIR.bit.GPIO55 = 0;  
         GpioCtrlRegs.GPBDIR.bit.GPIO56 = 0;  
         GpioCtrlRegs.GPBDIR.bit.GPIO57 = 0;  
         GpioCtrlRegs.GPBQSEL2.bit.GPIO54= 0;//GPIO时钟和系统时钟一样且支持GPIO  
         GpioCtrlRegs.GPBQSEL2.bit.GPIO55= 0;  
         GpioCtrlRegs.GPBQSEL2.bit.GPIO56= 0;  
         GpioCtrlRegs.GPBQSEL2.bit.GPIO57= 0;  
         GpioIntRegs.GPIOXINT3SEL.bit.GPIOSEL = 54;//中断3选择GPIO  
         GpioIntRegs.GPIOXINT4SEL.bit.GPIOSEL = 55;  
         GpioIntRegs.GPIOXINT5SEL.bit.GPIOSEL = 56;  
         GpioIntRegs.GPIOXINT6SEL.bit.GPIOSEL = 57;   


    var cpro_psid ="u2572954"; var cpro_pswidth =966; var cpro_psheight =120;

         XIntruptRegs.XINT3CR.bit.POLARITY= 0;//触发模式为下降沿触发  
         XIntruptRegs.XINT4CR.bit.POLARITY= 0;  
         XIntruptRegs.XINT5CR.bit.POLARITY= 0;  
         XIntruptRegs.XINT6CR.bit.POLARITY= 0;  
         XIntruptRegs.XINT3CR.bit.ENABLE = 1;//使能中断  
         XIntruptRegs.XINT4CR.bit.ENABLE = 1;  
         XIntruptRegs.XINT5CR.bit.ENABLE = 1;  
         XIntruptRegs.XINT6CR.bit.ENABLE = 1;  
    注意一点就是外部中断1和2只能对GPIO0—GPIO31配置;外部中断3和4、5、6、7只对GPIO32—GPIO63配置。

  • 上面好像说的很清楚了,XINT1,XINT2 和 XINT 中断可接受来自 GPIO0-GPIO31 引脚的输入。 XINT3–XINT7 中 断可接受来自 GPIO32-GPIO63 引脚的输入。

    所以不可以。

  • GPIO0-31只能配置成外部中断1和2,   32-63只能配置成外部中断3 4 5 6 7