This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

28377d的兼容通用并行总线(upp)问题



我使用28377控制需要外扩双口ram实现两个处理器之间的并行通信,但28377的并行总线是upp模式,只有一个时钟,一个使能,一个开始,一个等待信号,8位数据总线。一般的双口ram是地址总线+数据总线的模式,那如果我要外扩双口ram,貌似28377这种方式就扩展不了。请问是这样的嘛?如果是那28377外扩ram应该怎么做呢?谢谢!

  • 额,是我搞错了,外扩ram是用的EMIF模块是吧,那这个upp模块是干嘛的呢?貌似这个和连接flash的端口有点类似。

  • uPP是一个高速并行接口,它只有数据线没有地址线,同时还有相关的控制线。

    可以用于连接CPLD或者FPGA,以及外部DAC或ADC,请参考TRM的相关章节了解。

    外扩RAM请使用EMIF接口。

    The universal parallel port (uPP) peripheral is a high-speed parallel interface with dedicated data lines and
    minimal control signals. It is designed to interface cleanly with high-speed analog-to-digital converters
    (ADCs) or digital-to-analog converters (DACs) with 8-bit data width. It can also be interconnected with
    field-programmable gate arrays (FPGAs) or other uPP devices to achieve high-speed digital data transfer.
    It can operate in receive mode or transmit mode (simplex mode).

  • 楼主您好,我想用28377的EMIF接口和FPGA通讯,但是28377的异步模式没有时钟线, 同步模式只支持SDRAM,而FPGA内部实现的双口RAM是需要同步时钟信号的,不知道该怎么连接二者,恳请指教。