在EPWM的DC子模块中:
DCAH/DCAL DCBH/DCBL
分别可以选择 TZ1~TZ3 或者COMP1OUT~COMP3OUT作为输入。
但是有个疑问,因为DCAH/DCAL DCBH/DCBL需要用TZDCSEL限定极性。
那么DCAH/DCAL DCBH/DCBL的极性是如何设置的?
因为TZ1~TZ3 或者COMP1OUT~COMP3OUT极性可能有很多种啊!
是不是直接GPIO就直接设置了?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
Lzh,
如下图, 以trip zone DC 事件DCAEVT1为例,它通过TZDCSEL.DCAEVT1来配置当DCAH,或DCAL分别为什么电平的时候,就会产生DCAEVT1事件,比如当DCAH为高电平,DCAL为低电平时就触发DCAEVT1事件,这个事件可以用来产生PWM同步信号、SOCA信号、TZ模块保护信号。
而DCAH,DCAL可以为选择 TZ1~TZ3 或者COMP1OUT~COMP3OUT。所以只要相应的输入为高电平或低电平就好啦。至于怎么为高电平,完全是由电路中的保护信号来决定的啊。比如我让TZ1为一个电路中自己设计的保护信号,安全时一直为低电平,当出现过流时,TZ1就会高电平,如果DCAH选择TZ1的话,那么此时DCAH就会为高电平。
Eric