This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
我现在正在做28335的并行数据总线,有几个问题我想咨询下:
XREADY可以用也可以不用,它的作用告诉DSP可以进行总线访问,对于CPLD而言可以通过别的IO口实现,个人觉得这个脚是为了用在多口RAM中,防止多块DSP访问冲突的.
个人觉得XCLKOUT不用对总线操作没有什么影响的,我在用DSP扩FPGA的时候没有连这个脚,总线操作也能实现。