This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

Jones Chen 请帮助我一下,真诚感谢!

Jones Chen :你好!我上段时间问你关于McBSP的FSX与BCLK怎样可以不同步问题,你说看资料,我反复看了好几遍,试了很多次,还是不行,所以今天希望你能帮我一下,谢谢了。我的晶振频率是30MHZ,然后使用LSPCLK功能得到BCLK为2.8MHZ,然后通过设置FPER FWID分频得到FSX=44KHZ。我使用的芯片(音频芯片)要求FSX 与BCLK不能同时上升,可是FSX是由BCLK分频得到的啊,那通过怎么设置,才可以使这两个信号不同时上升呢。我没有采用外部供应时钟信号,通过设置内部SYSCLK得到的。请帮帮我,谢谢啦!!

  • 1、你指的BCLK是什么?是CLKX或者CLKR么?

    2、关于音频的应用,User Guide上有图解:2.4.4节

    3、能否将你的程序配置片段贴上来,并说明哪两个信号(描述和User Guide相符),需要什么样的波形。

  • 谢谢,问题已经解决,我的FSXP 和CLKXP需要设置,这样就可以满足条件了,真的谢谢Jones Chen了!