我在使用F28069controlstick的SPI接口读取我们的目标芯片(我们自己设计的)时,controlstick的MCU中将SPI的SPI Clocking Schemes设置为rising edge with delay,即clock polarity=0,clock phase=1。通过示波器观察发现,SPISIMO是在时钟上升沿采样数据,在下降沿发送数据,这点是符合F28069技术手册中的SPI描述;但是通过CCS5观察到,firmware采样到的数据是SPISOMI在SPICLK下降沿上的数据。导致MCU(从目标芯片)读回的数据比我们(芯片)发的数据整体右移一位。请哪位专家大牛帮忙解答,感激不尽!