您好:请问F28M35x芯片将交流电压ADC的结果不断地通过DMA方式存储到内存的过程中DMA有缓冲区(FIFO)可用吗?
我之前浏览了F28M35x的数据表和技术参考手册都没有找到F28M35x ADC结果使用DMA传输时有关缓冲区(FIFO)的描述。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
据我所知,应该就是把数据放在DMA可访问的L2或者L3地段即可。至于你说的DMA过程中可能出现较多次数的中断、总线仲裁等情况,DMA存放ADCresults时,采用突发传送,没有CPU的参与,DMA收到ADC的中断就把数据直接存放在内存里了,然后内存放满了你想要的数据后,可以给CPU一个中断。不知道你指的是什么?