芯片UC3846 9脚RT接3.9K,8脚CT接1nF,根据datasheet里算得死区时间应该约为165ns,而实际11、14脚输出的死区间距为将近600ns(11、14脚输出未接任何东西),当我要让芯片工作在200KHz的时候,由于死区时间比较大,最大占空比输出连40%都不到,也尝试通过减小CT来减小死区时间,但CT要减小到300PF才能满足要求,电路工作起来容易受到干扰。请问这个芯片实际的输出死区时间就是比datasheet里给出的大吗?上述描述是正常现象吗?附件是芯片外围电路。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
芯片UC3846 9脚RT接3.9K,8脚CT接1nF,根据datasheet里算得死区时间应该约为165ns,而实际11、14脚输出的死区间距为将近600ns(11、14脚输出未接任何东西),当我要让芯片工作在200KHz的时候,由于死区时间比较大,最大占空比输出连40%都不到,也尝试通过减小CT来减小死区时间,但CT要减小到300PF才能满足要求,电路工作起来容易受到干扰。请问这个芯片实际的输出死区时间就是比datasheet里给出的大吗?上述描述是正常现象吗?附件是芯片外围电路。
一开始没有加开关管,输出驱动死区就大于理论值,加了开关管后,死区时间比未加的稍大一些。
还有一个问题,芯片一上电,4脚就有个7V的电位,需要通过加个电阻拉到地才会有输出,这个是不正常的吧?这个电位会是哪里来的呢?谢谢