您好,目前在设计一个基于TMS320C6678的DSP以及VIRTEX6的FPGA架构的板卡,在设计DSP电源的时候,用到UCD9222+UCD7242的组合,参考EVM的开发板,分别输出0.9-1.1V的CVDD和1.0V的CVDD1。但是这两路电压信号上电时间不同,CVDD先上电,CVDD1后上电,考虑到用如果用V6控制上电顺序会在今后的调试中带来不便,但如果在选择一个小的FPGA或者CPLD用于控制上电顺序又有点资源浪费。所以想尝试用FPGA的电源芯片POWERGOOD脚接UCD9222的ENA1,UCD9222的PG1接ENA2,ENA1是CVDD的使能,ENA2是CVDD1的使能,这样可以实现FPGA上电完成后使能CVDD,当CVDD稳定后使能CVDD1,从而用最少的硬件资源实现DSP正确的上电顺序,不知道是否可行,请大神给予回答,不甚感激!