本人用两个56221给dsp供电,供电芯片是tps56221,原理跟参考图不一样的地方就是en端接了一个电阻到地,然后用FPGA控制使能。
出现几个奇怪问题,FPGA同时拉高使能的时候,高电平3.3V(手册上给出的EN最大容忍7V,但是后面又给了个最高输入电压1.2,最低输入电压0.7),两个电源输出正常,但是只要中间加延时了,延时时间5ms,第二个电源没有电压输出,第一个有。现在怀疑使能端接电阻,不接电容无法使该芯片校准后自启,但是为什么同时使能的时候就可以呢?
谢谢各位
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
本人用两个56221给dsp供电,供电芯片是tps56221,原理跟参考图不一样的地方就是en端接了一个电阻到地,然后用FPGA控制使能。
出现几个奇怪问题,FPGA同时拉高使能的时候,高电平3.3V(手册上给出的EN最大容忍7V,但是后面又给了个最高输入电压1.2,最低输入电压0.7),两个电源输出正常,但是只要中间加延时了,延时时间5ms,第二个电源没有电压输出,第一个有。现在怀疑使能端接电阻,不接电容无法使该芯片校准后自启,但是为什么同时使能的时候就可以呢?
谢谢各位
首先建议您不要纠结在此处,考虑是不是真的对您想实现的功能有影响。
然后建议您多做几组实验看看。比如改变延迟时间,改变输出口,加上电容,等。
然后,我建议您复现这个实验现象的时候,抓一下这两颗tps56211EN脚的电压波形,相互对比,也和datasheet这个图对比。
看看不能启动的那一颗是哪里出问题了。
谢谢,祝顺利。