如下两个问题,麻烦帮忙check下,tks!
1. 能否给出TPS40303 的9脚LDRV/OC 的具体内部框图;
2. TPS40303的8脚接GND后,ic的7脚HDRV和9脚LDRV能否正常输出PWM波形。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
如下两个问题,麻烦帮忙check下,tks!
1. 能否给出TPS40303 的9脚LDRV/OC 的具体内部框图;
2. TPS40303的8脚接GND后,ic的7脚HDRV和9脚LDRV能否正常输出PWM波形。
1,LDRV内部其实就是个带电流检测功能的buffer,buffer(图腾柱)用来驱动外置的MOS管同时检测驱动电流来识别是否过流
2,SW不能接地,如果接地,一旦上管打开,经过上管的电流就会迅速上冲,上管就被过流保护了,所以是没有输出的
Hi,
芯片在Calibration模式中检测到的LDRV电压,被采样和锁存在芯片中。
Datasheet原文如下,(Page 9 最下端)
“The voltage developed across that resistor is then sampled and latched internally as the OCP trip level until one cycles the input or toggles the EN/SS.”
退出校准模式以后,正常开关动作时以采样和锁存的电压作为电流保护的阈值电压。芯片通过采集下管两端电压,与阈值电压比较,如果超过阈值电压,说明流经下管电流过大,启动OC保护。正常工作时LDRV就只作为下管驱动引脚工作。
Hi Darren,
我现在手里没有这块板子,没法实际测试。
现在是把40303作PWM controller,后面接了一个Gate驱动芯片吗?这种应用需要在40303的LDRV到地之间加一个限流电阻,来设定限流值。
不过有一点我不太确定,不知Gate Driver芯片LI的输入阻抗是多大。如果不是高阻的话,校准模式下输出的小电流可能就从LI上流走了,导致LDRV上电压不正确。
建议用示波器看一下40303 LDRV引脚在上电过程中的电压波形,与datasheet中校准模式波形对比一下。