LM74610.docx我将LM74610QDGKTQ1用在锂电池和DC/DC模块之间,下面是电路图。原本的设计要求是只有当VO+大于+VBAT_L时,Q7才打开;现在测试发现,当+VBAT_L为12V时,VO+有2.4V左右的电压,MOS没有完全关闭。现在我想让VO+电压为0V,应该怎么改呢?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
LM74610.docx我将LM74610QDGKTQ1用在锂电池和DC/DC模块之间,下面是电路图。原本的设计要求是只有当VO+大于+VBAT_L时,Q7才打开;现在测试发现,当+VBAT_L为12V时,VO+有2.4V左右的电压,MOS没有完全关闭。现在我想让VO+电压为0V,应该怎么改呢?