你好,
请在Isen脚到GND之间加一个10mΩ的采样电阻试试,走线越短越好。如果没效果,请在这个电阻上并联一个100pF的电容。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
各位好。
我使用了一片LM5010来产生15V/0.5A电源,输入电压范围是20V-75V。电路图如下图所示:
这个电路实验测试时没有问题的,但是正式的PCB制作回来之后,就不能工作了,现象描述如下:
1.SS端觉得是再不停的复位,示波器波形如下:
2.如果把自举电容C425删掉,SS端电压稳定在2.5V,但是如果C425焊接上之后,SS端又变成上述的波形。
3.C425删掉之后,输出端SW波形正常,但是因为少了自举,输出电压比较低,只能达到7V左右。
4.VCC引脚的电压稳定在7.1V左右。
请高手指点。谢谢。
Hi
造成SS电压下降的可能有VCC欠压, 热保护,RON/SD shutdown, 从你的电路上来看,输入电容够大,但是注意选择是低ESR, VCC的电容100nF勉强,建议增加到470nF~1uF就够了,而Ron/SD上并没有较低的关机电压出现。所以看起来都没有问题。
建议您确认一下电感的饱和电流是否够,因为您的电感选得有点小,建议选个180uH左右的,测试时负载稍微小一点(<100mA), 请测试此时VCC, SW, Vout 波形看看。
datasheet里面C425容值推荐使用223,可以修改试试。
谢谢各位。今天没有条件继续测试,明天按照各位的思路再测试一下,希望能够解决问题。
建议参照datasheet里的参数,SS脚电容也换成223试试。
你好,
请在Isen脚到GND之间加一个10mΩ的采样电阻试试,走线越短越好。如果没效果,请在这个电阻上并联一个100pF的电容。
从datasheet上看,SS引脚产生复位的原因只有三个:RON电压低,热复位和VCC欠压。上次发的图都是单通道的,我这次截图是多通道的,从图上看,导致SS引脚复位的原因应该也可以排除VCC欠压:最低电压为6.7V,但是从datasheet上查到VCC欠压保护的电压为5.8V;是不是可以排除VCC的原因?
CH2:BST引脚(蓝色),10V/格;CH3:SS引脚(紫色),1v/格;CH4:VCC引脚(青色),100mv/格
下面一张图是SS引脚和RON引脚的测试图,是不是可以排除RON引脚的原因?
CH3:紫色,SS引脚,200mV/格,CH4:RON引脚,青色,500mv/格
最后一张图是datasheet上给出的Typical Application Circuit and Block Diagram
难道是芯片的问题?
Hi
将C423改成22uF后测试?
原因是你的输入100uF离芯片Vin太远了,Vin的bypass电容应该尽量靠近Vin,否则在电压瞬态转换时Vin电压会被拉低,可能造成欠压保护。
从你的Ron和Vcc的波形看输入电压有被拉的趋势,而从layout上看,输入电容只有0.1uF,太小。
Hi
从测试,看芯片管脚波形,芯片应该是没有质量问题的。
已经用47uF电解电容并联在C423上,没有改善;VCC引脚用外部线性直流稳压电源供电,也没有改善。
Hi
从你的波形上看是自举电路导致的驱动问题,所以占空比变小而电压偏低。
或者你可以比较一下你先前的测试电路,和你现在layout后的PCB电路,比较担心是layout一起的。
Hi,zhenhua
可否抓一个几个开关周期宽度的 Vin电压波形?
Layout 貌似有点问题,Vin只用那么细的走线,如果电流变大则难免会有些压降,建议从输入电源+端直接飞线到Vin试试。
另外如果要确保VCC,可否用一个二极管串个电阻从Vout引电到VCC呢?试试吧。
Hi, zhenhua chen
我的电源采用的也是LM5010,输入电压DC24V,输出15V,遇到了和你一样的问题,VCC电压7V左右,FB反馈脚电压1V左右,改动了各位说的电容值,问题没有解决,后来参考
你好,
请在Isen脚到GND之间加一个10mΩ的采样电阻试试,走线越短越好。如果没效果,请在这个电阻上并联一个100pF的电容。
在芯片3脚ISEN和地之间加了一个15mΩ的电阻,问题解决,测试后电路一切正常。这个在解决方案在datasheet中根本没有提到,是否是芯片的设计缺陷?