This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

upp接收



最近在调试FPGA+DSP c6748,用upp来进行数据交换,现在遇到一个问题,想请教一下大家,dsp通过upp发送数据到FPGA,能正常发送,但是在dsp通过upp接收数据时遇到了一些问题,wait信号能控制到fpga,在dsp里看到的情况是:接收通道显示pend位和act位都是1,我想不通是什么问题,做数据回流测试时跟现在寄存器的配置都是一样的,而且现在也能正常发送,我不知道问题出在哪,还请谁熟悉这个的帮帮忙,谢谢了。

  • 从上面图的上半部分来看,I通道还没开始传输吧。UPIS0地址还没变,UPIS1的值也是处于开始位置,是在等待开始信号。

  • 谢谢回复。已经弄好了,情况跟你说的是一样的,问题是出现在fpga那边,dsp使能了start信号,但是fpga给的start信号状态不对所以导致了这个问题。如果我并不使能start信号,不管fpga那边怎么给start信号,我都是能接收到的。后来start信号也给对了,所以现在问题解决 了。谢谢您的回复!