This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

8148架构求解,各路大神请指教



大家好

我想用8148的架构,采集自定义相机的原始数据,然后自己处理,并加入一些自己的算法。

自定义相机的数据时序如下:数据接口为14bit Data[13:0],最高位Data[13], 最低位Data[0]

在跟TI的FAE了解的过程中,FAE说8148内部的ISP只有12位,处理不了14位,我想了解8148内部的ISP都支持什么功能?我可能不需要使用已有的ISP功能,自己做一些算法,只要摄像头的14bit原始数据能接入DSP,并且ARM和DSP可以共享内存访问这些原始数据,我们的硬件解决方案就可以采用8148的架构,但如果绕不过ISP模块的话,12位应该是不够的,同时ISP模块的输入数据和数据输出有什么样的格式要求?一旦真的绕不开ISP,硬件架构向那个方向调整??

由于我以前是做FPGA的。。对DSP不是很熟,希望各位大神给予帮助,谢谢。。