专家,您好!
我查阅有关C6670的VCP2硬核模块资料时,看到资料中说此维特比译码模块Supports More Than 38 Mbps @ 40 bit Block Size,那这个模块可支持的最高速率是多少?如果我按文档中的要求设定的Block Size大于40bit,是否就可以达到大于38Mbps的速率?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
专家,您好!
我查阅有关C6670的VCP2硬核模块资料时,看到资料中说此维特比译码模块Supports More Than 38 Mbps @ 40 bit Block Size,那这个模块可支持的最高速率是多少?如果我按文档中的要求设定的Block Size大于40bit,是否就可以达到大于38Mbps的速率?
VCP2根据码率不同性能也是不一样的,请参考下面的文章:
专家,您好!
谢谢您的建议。我已经阅读了参考文章,我个人理解38 Mbps @ 40 bit Block Size,是约束长度为9,4个VCP2并行处理的速率,。当约束长度为5,码率为1/2,C等于24,4个VCP2并行处理,速率应该可以达到100Mbps。不知我理解的对不对?
约束长度短的话,译码速率是能提高,但是译码结果有可能不对,这篇application notes主要针对3G相关无线译码的介绍,所以为了满足性能需求,往往是对约束长度有要求的,你的理解没问题,但是在实际使用中要考虑译码性能,否则错误译码达到较高速率也没有意义。
专家,您好!
谢谢您的建议。对于VCP2的速率问题我已经理解了。现在想找到一个C6670 的VCP2例程,实际测试一下是否能符合设计要求。但是我在网上找到的例程都没能成功运行,不知您能否提供一个测试例程?