请教下,我们有块自制板子使用的tci6638,通过uboot测试发现ddr有段地址不太稳定。
现在用的ddr的phy配置和开发板是一致的,有必要更具实际板子的布线调整ddr时序吗?有什么工具可以实现这个功能?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
请教下,我们有块自制板子使用的tci6638,通过uboot测试发现ddr有段地址不太稳定。
现在用的ddr的phy配置和开发板是一致的,有必要更具实际板子的布线调整ddr时序吗?有什么工具可以实现这个功能?
参考K2 DDR3 init Guide http://www.ti.com/lit/pdf/sprabx7
另外看一下Silicon Errata里和DDR3相关的几个问题。
DDR3布线的线长有严格要求,另外可以测一下具体是那些地址不稳定,在地址或数据的模式上看看可能是哪个Bit位出错。