DSP与双口RAM进行EMIF通信的工作原理是怎么样的呢,刚刚接触有一些困惑,百度之后了解到数据流向图如下图
如图所示的模式是当FPGA在存储区一中写满了数据会向DSP发送中断申请,DSP相应之后读取这些数据进行处理,再将处理后的结果写进存储区二。
请问有没有其他的方法在FPGA写完之后能够让DSP判别到应该读数据了呢?
如图是连接方式,那么SOE信号是由EMIF部分的那个信号来控制呢,是读写使能信号吗?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.