srio多核初始化问题。
DSP的srio配置为2x1x1x,分别连接两块FPGA接收数据,分别映射到DSP的两个内核(core1和core2)响应中断,单独测试通过,但同时跑程序有问题。
问题:
1,请问srio的外设初始化是在一个核(如core0)初始化即可,还是使用到的内核要分别初始化?
2,我当前在core0进行srio的初始化,中断初始化分别在相应内核里进行,但发现与fpga的初始化都过不了?
3,如果我在core1和core2分别初始化srio(参数都配置为2x1x1x,port0,port1,port2连接),中断初始化分别映射,当程序load到内核,跑起来等待fpga加载时,后跑的内核程序会跑飞。 请各位大神指导指导……