大家好,目前我在OMAP-L138 experiment kit上调试,将DSP核与ARM核的代码都加载到外部同一片mDDR中的运行(地址不重叠),程序运行情况正常。但我的问题是:
1. DSP核与ARM核是共享数据总线与地址总线的,那么两个核的指令是如何被安排执行的呢?
2. 如果两个和的优先级都是默认的2,那么是不是分时复用总线,ARM执行一条,DSP执行一条呢?
3. 如果是分时复用,那么效率是不是比两个核在各自独立的地址空间里运行效率要低一半呢?
谢谢!
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
大家好,目前我在OMAP-L138 experiment kit上调试,将DSP核与ARM核的代码都加载到外部同一片mDDR中的运行(地址不重叠),程序运行情况正常。但我的问题是:
1. DSP核与ARM核是共享数据总线与地址总线的,那么两个核的指令是如何被安排执行的呢?
2. 如果两个和的优先级都是默认的2,那么是不是分时复用总线,ARM执行一条,DSP执行一条呢?
3. 如果是分时复用,那么效率是不是比两个核在各自独立的地址空间里运行效率要低一半呢?
谢谢!