我做了2块C6678的电路板,上电时序用示波器测试了,都正确,时钟也是对的,DSP的DSP_RESETSTAT#引脚已经拉高,而且SYSCLKOUT也已经有时钟输出,但是输出有点不正常,5ms有正常的16.67Mhz,然后10ms的低电平,JTAG连接不上。报错是JTAG IR and DR scan-paths cannot circulate bits they may broken......
请问是什么问题? 前面做过一版本了,前面的没有这个问题,只是更改了一个CVDD1的电源,但是电源电压都是对的,而且很稳定,用的是TI 的TPS54824 原来用的TPS54620。
