一块板卡上有两片C6678DSP和一片FPGA,2片DSP、FPGA间通过CPS1848芯片连接,CPS1848芯片由FPGA配置,现在调试2片DSP间的SRIO通信,主要程序部分:
............
SRIO_2DSP_Test();//SRIO发数程序
func(); //信号量操作函数
SRIO_2DSP_Test();//SRIO发数程序
.................
问题:当SRIO_2DSP_Test()函数内发送16包数据时,程序能顺利执行完;当SRIO_2DSP_Test()函数内发送8包或24包数据时,到第二个SRIO_2DSP_Test()函数处卡死,请大家分析一下,谢谢。