TI工程师你们好:
在使用C6638 DSP的srio和FPGA进行通信时,fpga采用Swrite进行数据写入,然后产生Doorbell中断,在收到Doorbell中断后,获取L2种的数据,将数据赋值给DDR的一个BUF,发现DDR的数据包不全,只有前面几百个字节,但是看L2的数据包时全的,
怀疑doorbell产生后,L2还没有收完FIFO中的数据。不知道有什么办法在确保数据写完整后,相应Doorbell中断。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
TI工程师你们好:
在使用C6638 DSP的srio和FPGA进行通信时,fpga采用Swrite进行数据写入,然后产生Doorbell中断,在收到Doorbell中断后,获取L2种的数据,将数据赋值给DDR的一个BUF,发现DDR的数据包不全,只有前面几百个字节,但是看L2的数据包时全的,
怀疑doorbell产生后,L2还没有收完FIFO中的数据。不知道有什么办法在确保数据写完整后,相应Doorbell中断。